# MD6601 (Mixed Signal MCU製品)

# 最終設計レビュー FDR (Final DR) 資料

| 顧客名       | (超L)自主開発汎用品                            |  |  |  |  |
|-----------|----------------------------------------|--|--|--|--|
| 内容        | アナログ付加機能付き汎用 Micro Control Unit LSIの開発 |  |  |  |  |
| 製品(LSI)型名 | MD6601                                 |  |  |  |  |
| DR 開催回数   | 第1回:□ 第2回:□ 第3回:■ 第(5)回:               |  |  |  |  |
|           | □ 設区 V1:基本設計完了前 DR                     |  |  |  |  |
| DR 区分     | □ 設区 V2:詳細設計完了前 DR                     |  |  |  |  |
|           | ■ 設区 V4:ES 認定完了前 DR                    |  |  |  |  |
| 開発責任部署    | MS本/L製設                                |  |  |  |  |
| 顧客窓口      | 新開/(當谷)                                |  |  |  |  |

### 来歴

| Rev. | 日付         | 内容                                          | 作成/審査/承認 |
|------|------------|---------------------------------------------|----------|
| 0. 0 | 2012/12/13 | 新規作成                                        | 児玉/今井/山崎 |
| 1. 0 | 2012/12/18 | 表紙 DR 開催回数 4→5 誤記修正                         | 児玉/今井/山崎 |
|      |            | 3 章 図 3-1 OPAMP 右の(PGA)誤記のため削除              |          |
|      |            | 3.2 章 全体仕様 Package 0.5mm→Package 0.5mmピッチ誤  |          |
|      |            | 記修正                                         |          |
|      |            | 7章 特認見解 1/4 2)動作周波数下限                       |          |
|      |            | 下限=6.25→6.25MHz 誤記修正                        |          |
|      |            | 7章 特認見解 2/4 動作電圧範囲 4)VCC 動作上限               |          |
|      |            | 判定欄 〇追加                                     |          |
|      |            | 7章 特認見解 2/4 入出力特性 2)出力特性 16mA-buffer        |          |
|      |            | VoH スペック(2.83V)→(2.3V)誤記修正                  |          |
|      |            | 7章 特認見解 2/4 アナログ特性 3)12bit_DAC              |          |
|      |            | DAC 選別値 ±50LSB→ ±60LSB 誤記修正                 |          |
|      |            | 8章 電気的特性⇔テスト仕様チェックリスト1/6                    |          |
|      |            | 2.Recommended Operating Conditions Ta_FLASH |          |
|      |            | Test specifications → 26℃誤記修正               |          |
|      |            | 8章 電気的特性⇔テスト仕様チェックリスト3/6 10.12bit DAC       |          |
|      |            | ABS_DAC12                                   |          |
|      |            | Test specifications ±50.0LSB→±60.0LSB       |          |
|      |            | 9章 表 9-1 リスクアセスメント(PSPR)判定表「火災 No3 リ        |          |
|      |            | スクインデックス」14→17 判定値誤記修正                      |          |
|      |            | 12章 法令・規制(コンプライアンス・契約等)チェックシート誤             |          |
|      |            | 記修正                                         |          |
|      |            | 13章 表 13-1 Beake→Bake スペル誤記修正               |          |
|      |            | 13章 表13-1 TSMC_0.35umプロセス→TSMC_0.18umプロセ    |          |
|      |            | ス誤記修正                                       |          |

# 目次

| 1. | 適用    | ]                                                                                           |
|----|-------|---------------------------------------------------------------------------------------------|
| 2. | 目的    | ]5                                                                                          |
| 3. | 製品    | 5<br>七様 ····································                                                |
|    | 3.1.  | ブロック・ダイアグラム                                                                                 |
|    | 3.2.  | 全体仕様概要                                                                                      |
|    | 3.3.  | P I N配置 ···································                                                 |
|    | 3.4.  | 型名と出荷形態                                                                                     |
| 4. | 開発    | 計画                                                                                          |
| 5. | 量産    | <b>[立ち上げ計画9</b>                                                                             |
| 6. | 量産    | <u> </u>                                                                                    |
| 7. | 特性    | ■認定結果11                                                                                     |
| 8. | 電気    | <b>、15</b> (1) (1) (1) (2) (1) (1) (1) (1) (1) (1) (1) (1) (1) (1                           |
| 9. | 製品    | -<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>-<br>- |
| 1( | ).    | <b>遺境アセスメント25</b>                                                                           |
| 11 | l. E  | S 認定の事前検討25                                                                                 |
| 12 | 2. 関  | ]連する法規制への対応 ······27                                                                        |
| 13 | 3. デ  | ・<br>スティング設計 ······29                                                                       |
|    | 13.1. | 選別工程29                                                                                      |
|    | 13.2. | テスト環境30                                                                                     |
| 14 | 4. D  | R のフォローアップ ······31                                                                         |

## 1. 適用

本資料は、MD6601の開発におけるFDRに適用する。

本資料は、デザインレビュー実施基準 (規格番号: D00-0097(R.3)) の規定に基づき作成されたもので、

図 1-1LSI 設計・開発フローに示す  $V3\sim V4$  の設区において、最終設計レビューとして定義されるデザインレビューに用いる。



**図 1-1**LSI設計・開発フロー

## 2. 目的

本デザインレビューでは、設区 $V3\sim V4$ の設計内容チェック、PSPRの確認及びPDR,IDR、特認DRの懸案事項フォローアップを行う。

## 3. 製品仕様

### 3.1. ブロック・ダイアグラム



図 3-1LSI - ブロック・ダイアグラム

## 3.2. 全体仕様概要

| Item         | MD6601-POWER                                                      |
|--------------|-------------------------------------------------------------------|
| Target       | High-End Full Digital SMPS                                        |
|              | Full Digital AC-DC SMPS                                           |
| Power        | Digital VDD=3.0~3.6V, Analog AVDD=3.0~3.6V                        |
|              | Digital ICC~80mA @Active 50MHz (2-cycle FLASH access)             |
|              | Digital ICC~5mA @Standby                                          |
| Analog Block | - OP AMP (standalone/unity) x 2                                   |
|              | - High Speed Comparator x 4                                       |
|              | - 10bit@4MSPS ADC x 2unit                                         |
|              | - 12bit@1MSPS ADC x 1unit                                         |
|              | - 12bit DAC x 1units                                              |
|              | - Reference Voltage                                               |
|              | - Temperature Sensor                                              |
|              | - Internal Connections to Configure Analog Block                  |
| CPU          | High Speed UL8051 with 1-wire On-Chip-Debugger                    |
| DSAC         | Direct SFR Access Controller                                      |
|              | - Automatic Data Transfer by event trigger                        |
| FLASH        | 16KB (Erase/Write/Verify via 1-wire Debug Interface)              |
| RAM          | 1KB                                                               |
| Timers       | - High Resolution PWM                                             |
|              | - Generic Interrupt Timers                                        |
| Serials      | SPI / UART / I2C x 1 each                                         |
| Tiny DSP     | 2-Threads                                                         |
|              | Configurable Digital Filter (IIR/FIR, 3P2Z etc)                   |
|              | Division                                                          |
| GPIO         | Each pin has Pull Up MOS (PUP) and can be independently ON/OFF by |
|              | software                                                          |
|              |                                                                   |
| System       | POR / LVD / IRC(±5%要求) / Internal Voltage Regurator               |

#### 3.3. P I N配置



#### 3.4. 型名と出荷形態

型名と出荷形態の対応を下記に記す

| 項# | 型名         | マーク型名     | 出荷形態      | 備考 |
|----|------------|-----------|-----------|----|
| 1  | MD6601FNV  | MD6601FNV | Tray      |    |
| 2  | MD6601FNVL | MD6601FNV | Tape&Reel |    |

## 4. 開発計画

本開発におけるマイルストンと予定を図 4-1 に示す。顧客からの要求及び TEG 評価結果から アナログモジュール修正が必要となったため、計画の見直しを行っている。 サンプルの要求は、顧客(コーセル(株)殿)の要求数を記載している。



図 4-1 開発日程

## 5. 量産立ち上げ計画

LSI製造は、台湾 GUC (Global Unichip Corporation)経由でTSMC(Taiwan Semiconductor Manufacturing Company)で行う。

LSI後工程は、GUC 経由で GTK (GREATEK ELECTRONTCS INC.)で行う。 テスティング工程はCP1/2: ADT (Ardentec Corporation)、FT: ADTで行う。



GTK(GREATEK ELECTRONTCS INC.) <a href="http://www.greatek.com.tw/">http://www.greatek.com.tw/</a>

テスト : ADT(Ardentec Corporation)  $\underline{\text{http://web.ardentec.com/en.php}}$ 

## 6. 量産フロー

量産フローを下記に記す。

MD6601 顧客からの生産要求から製品出荷までのフロー概略



受入検査用サンプル 製品の流れ

Forecast(生産計画)はGUCに対して出荷の6ケ月前までに行うこと。

生産指示および発注はGUCに出荷の4ケ月前までに行うこと。 超LからGUCへの発注は66,020/Lot。外装箱を満箱にしてGUCから出荷。20ケは検査用で別梱包となる。 先入先出での出荷対応となる。数が満たない場合はGUCにて保管。次の注文時に含めて出荷する。 (注3) 超Lでの受け入れ検査用としては、20ケ/1前工程ロットをトレーにて別梱包で入荷される。

- 超しての受け入れ検査用としては、20ゲ/前上程ロットをトレーにて別梱包で入何される。
  \* 超Lの受け取り検査でNGとなった場合は別途、GUCと協議を行い対応する。
  販社から超LへのMOQは1外装箱(満箱/T&Rは8,000ケ、Trayは29,400ケ)となる。
  発注単位はT&Rでは8,000ケ、Trayでは29,400ケのn倍となる。本件、(新開)にて販社と調整中。
  Tray出荷に関しては仕様書にて少量対応可能。ただし、単価upとなる。
  顧客から販社へのMOQは1内装箱(満箱/T&Rは2,000ケ、Trayは4,900ケ)となる。
  発注単位はT&Rでは2,000ケ、Trayでは4,900ケのn倍となる。本件、(新開)にて販社と調整中。
  Tray出荷に関しては仕様書にて少量対応可能。ただし、単価upとなる。 (注5)

72.2Kヶ/lot(2888ヶ/ウエハ) 歩留まり 91.7%の場合 良品サンプル数 66.2Kヶ/lot

## 7. 特性認定結果

特性評価の結果、全ての機能、特性で問題の無いことを確認した。設計見解を下記に記す。

詳細データは

「MD6601 特認書\_1stcut\_20121010.pdf」

「MD6601 特認書\_2ndCut\_20121108.pdf」

を参照。

### 特認見解 1/4

| No. | 項目     | 設計見解                                                                                                                         | 判定 | 参照図面 |
|-----|--------|------------------------------------------------------------------------------------------------------------------------------|----|------|
| 1   | 機能     | 全ての機能をセルフチェックプログラムで評価し、問題ないこと確認した。<br>SCAN 検出率は DC-SCAN: 97.42%、AC-SCAN: 85.43%であり、問題無い                                      | 0  | 1    |
| 2   | 動作周波数  | 1) 動作周波数上限<br>スペック(12.5MHz)に対してワースト値が16.44MHzであり、<br>十分マージンが有り問題無い<br>(ワーストパターン: p5d66010afz3gio002a.1pa)                    | 0  | -    |
|     |        | 2) 動作周波数下限<br>スペック(8MHz)に対して全ての機能で下限=6.25MHz 以下で<br>あり、十分マージンが有り問題無い                                                         | 0  | -    |
| 3   | 動作電圧範囲 | 1) V_Core 動作下限値<br>設計値(1.80V)に対してにてワースト値が 1.32V であり、十<br>分マージンがあり問題無い。<br>(ワーストパターン: p5d6601asd7scan01b)<br>V_Core は社外規定はない。 | 0  | 1    |
|     |        | 2) V_Core 動作上限値<br>設計値(1.80V)に対し、全ての機能で2.4V以上であり、十<br>分マージンが有り問題無い。                                                          | 0  | -    |

## 特認見解 2/4

| No. | 項目         | 設計見解                                                                                                                                                                                 | 判定 | 参照図面   |
|-----|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|--------|
| 3   | 動作電圧範囲     | 3) VCC 動作下限値<br>スペック(3.0V)に対し、全ての機能で下限=2.5V 以下であり、<br>十分マージンが有り問題無い                                                                                                                  | 0  | -      |
|     |            | 4) VCC 動作上限<br>スペック(3.6V)に対し、全ての機能で上限=4.5V 以上であり、<br>十分マージンが有り問題無い                                                                                                                   | 0  |        |
| 4   | 入出力<br>特性  | 1)入力特性 ViHのスペック(2.0V)に対し、ワースト値が 1.78V であり、 十分マージンが有り問題無い ViLのスペック(0.8V)に対し、ワースト値が 1.088V であり、 十分マージンが有り問題無い                                                                          | 0  | -      |
|     |            | 2)出力特性 4mA-buffer は、VoH のスペック(2.4V)に対してワースト値が 2.590V、VoL のスペック(0.4V)に対しワースト値が 0.336V で あり問題ない 16mA-buffer は、VoH スペック(2.3V)に対してワースト値が 2.486V、VoL のスペック(0.4V)に対してワースト値が 0.336V であり問題ない | 0  | -      |
| 5   | アナログ<br>特性 | 1)10bit_ADC<br>絶対精度の設計目標スペック 10bit_ADC=±4LSBであるが、<br>特性評価の結果は±8LSBである。1500個の選別実績をもと<br>に安定した歩留まり確保を考慮して、<br>選別値は10bit_ADC=±10LSBとする                                                  | 0  | 付図 6.1 |
|     |            | 2) 12bit_ADC絶対精度の設計目標スペック 12bit_ADC=±8LSB であるが、特性評価の結果は 12bit_ADC=±16LSB である。そこで 1500個の選別実績をもとに安定した歩留まり確保を考慮して、選別値は 12bit_ADC=±30LSB とする                                             | 0  | 付図 6.2 |
|     |            | 3)12bit_DAC 絶対精度は設計目標スペック±6LSBとしていたが、原価低減のためモジュールサイズの縮小を目的に精度を犠牲にした経緯がある。評価結果から精度の連続性は良い特性が得られたことから、スペックは内蔵のADCにて校正して使用することを前提とした仕様とし、選別値を±60LSBとする                                  | 0  | 付図 6.3 |

## 特認見解 3/4

| No. | 項目         | 設計見解                                                                                                                                                                                                                                     | 判定 | 参照図面     |
|-----|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|----------|
| 5   | アナログ<br>特性 | 4) Comparator スペックの条件時 (VCC×1/2) の Response Time は 8ns であり、スペック 20ns に対して十分マージンがあり問題無い。但し、入力(+)(-)の交差電位が「 <avss+0.8v」「>AVCC-0.8V」の領域で急激な速度低下を起こすことが判明した。そこで、Comparison Voltage Range を下記のとおり見直すmax=AVCC-1.0V min=AVSS+1.0V</avss+0.8v」「> | 0  | 付図 6.4   |
|     |            | 5) Voltage Reference 1stCutではVREF180 (1.8V電位生成)のトリミング中心値が設計値より低い側にずれていた。2ndCutにおいて歩留、マージン向上を目的に、VREF180の電位を100mV上げるマスク修正を行なった。 評価の結果、修正を行なったVREF180は、電位分布中心は1.81Vであり、設計のねらい目通りであることを確認した。よって問題ない                                         | 0  | 付図 6.5.1 |
|     |            | 6)他モジュール 社外スペックに対してマージンがあり、問題なし                                                                                                                                                                                                          | 0  | -        |
| 6   | 消費電流       | 1) ACTIVE DVCC: 規格 80mA に対し、ワースト 48.00mA であり、問題ない AVCC: 規格 23mA に対し、ワースト 9.13mA であり、問題ない                                                                                                                                                 | 0  | -        |
|     |            | 2) SLEEP DVCC: 規格 70mA に対し、ワースト 38.00mA であり、問題ない                                                                                                                                                                                         | 0  | -        |
|     |            | 3)STBY DVCC: 規格 5mA に対し、ワースト 2.11mA であり、問題ない AVCC: 規格 1mA に対し、ワースト 0.78mA であり、問題ない                                                                                                                                                       | 0  | _        |

## 特認見解 4/4

| No. | 項目         | 設計見解                                                                                                                                                             | 判定 | 参照図面   |
|-----|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|--------|
| 7   | 静電破壊       | 1) MM 法<br>規格±200V に対し正/負電圧印加どちらとも±200V 以上耐性<br>があり問題ない                                                                                                          | 0  | -      |
|     |            | 2) HBM 法<br>規格±2000V に対し正/負電圧印加どちらとも±2000V 以上耐<br>性があり、問題ない                                                                                                      | 0  | -      |
|     |            | 3) CDM 法<br>規格±1500V 以上に対して+1500V、-1700V の耐性があり、問<br>題ない                                                                                                         | 0  | -      |
| 8   | ラッチ<br>アップ | 規格±150mA に対し±250mA の耐性があり、問題ない                                                                                                                                   | 0  | -      |
| 9   | 歩留まり       | 2nd-cut の歩留り評価では 1st-cut と同等な選別を行い差異が発生していないことを目的に歩留り確認を行った。 確認の結果 FT:92%と、1 s t-cut と差異がなく 2nd-cut の修正で歩留りを低下させる要因がないことを確認した今後、歩留り向上のためテストプログラム調整を行う(期日:量産開始まで) | 0  | 付図 6.6 |
| 10  | 総合判定       | 上記のとおり、機能、特性に問題ないことを確認した。よって<br>特性認定合格とする                                                                                                                        | 0  | -      |

# 8. 電気的特性-テスト仕様チェック

電気的特性-テスト仕様のチェック結果を次頁に記す

## 電気的特性⇔テスト仕様チェックリスト

#### 1.Absolute Maximum Ratings

| Item                  | Symbol    | min  | typ | max      | Unit | Note | Test specifications | Index          |
|-----------------------|-----------|------|-----|----------|------|------|---------------------|----------------|
| Storage Temperature   | Tstorage  | -40  |     | +125     | degC |      | _                   | ES試験で確認済       |
| Junction Temperature  | Tj        | -40  |     | +125     | degC |      | _                   | ES試験で確認済       |
| Digital Power Supply  | DVCCamr   | -0.3 |     | +4.0     | ٧    |      | HV_SCRにてDVCC=4.5V印加 |                |
| Analog Power Supply   | AVCCamr   | -0.3 |     | +4.0     | V    |      | HV_SCRにてAVCC=4.5V印加 |                |
| Digital Input Voltage | DVIN5amr  | -0.3 |     | 5.5      | V    |      | IOpinLeakにて5.5V印加   |                |
| Digital Input Voltage | DVIN3amr  | -0.3 |     | DVCC+0.3 | V    |      | HV_SCRにてViH=4.5V印加  |                |
| Analog Input Voltage  | AVIN3amr  | -0.3 |     | AVCC+0.3 | V    |      | HV_SCRにてViH=4.5V印加  |                |
| Output Current        | ΣDOUTamr  |      |     | 58       | mΑ   |      | _                   | DMのメタル電流密度より規定 |
| Output Current        | ΣIAOUTamr |      |     | 32       | mΑ   |      | _                   | DMのメタル電流密度より規定 |

#### 2.Recommended Operating Conditions

| Item                                                        | Symbol   | min | typ | max | Unit | Note | Test specifications | Index             |
|-------------------------------------------------------------|----------|-----|-----|-----|------|------|---------------------|-------------------|
| Ambient Temperature                                         | Ta       | -40 |     | 110 | degC |      | 26°C、+115°C         | 特認保証範囲(-40~+115℃) |
| Ambient Temperature for FLASH Programming/Erasing Operation | Ta_FLASH | 0   |     | 55  | degC |      | 26°C                | 特認にて確認            |
| Digital Power Supply                                        | DVCC     | 3.0 | 3.3 | 3.6 | V    |      | DVCC=2.9V/3.7Vを実施   |                   |
| Analog Power Supply                                         | AVCC     | 3.0 | 3.3 | 3.6 | V    |      | AVCC=2.9V/3.7Vを実施   |                   |

AVCC = DVCC ± 0.3 V

#### 3.Package Information

|                              | totago intrinutori           |                       |     |     |       |           |           |                     |                    |  |  |
|------------------------------|------------------------------|-----------------------|-----|-----|-------|-----------|-----------|---------------------|--------------------|--|--|
|                              | Item                         | Symbol                | min | typ | max   | Unit      | Note      | Test specifications | Index              |  |  |
|                              | nermal Resistance of QFN-40  | Theta J-A<br>(QFN-40) |     | 40  |       | deg/W     | Wind 0m/s | -                   | Fabの設計値保証          |  |  |
|                              | THEITIM RESISIMICE OF QFN-40 | Theta J-C<br>(QFN-40) |     | 20  |       | deg/W     | Wind 0m/s | _                   | Fabの設計値保証          |  |  |
| Thermal Resistance of QFP-44 | permal Desistance of OFD 44  | Theta J-A<br>(QFP-44) |     | TBD |       | deg/W     | Wind 0m/s | -                   | Fabの設計値保証<br>(未確認) |  |  |
|                              | Theta J-C<br>(QFP-44)        |                       | TBD |     | deg/W | Wind 0m/s |           | Fabの設計値保証<br>(未確認)  |                    |  |  |

#### 4. Current Consumption

| Item                                                  | Symbol      | min | typ | max | Unit | Note      | Test specifications | Index         |
|-------------------------------------------------------|-------------|-----|-----|-----|------|-----------|---------------------|---------------|
| DVCC Current (Active)                                 | DICC_Active |     | 45  | 80  | mA   | CPU 50MHz | MaxLimit=19.0mA     |               |
| DVCC Current (Sleep)                                  | DICC_Sleep  |     | 40  | 70  | mA   | CPU Stops | MaxLimit=12.0mA     |               |
| DVCC Current (Stby)                                   | DICC_Stby   |     | 2   | 5   | mA   | *1        | MaxLimit=3.5mA      |               |
| DVCC Current<br>under FLASH<br>Programming or Erasing | DICC_FLASH  |     | 55  |     | mA   |           | -                   | Fab(IP)の設計値保証 |
| AVCC Current (ADC10)                                  | AICC_ADC10  |     | 1   | 5   | mA   | *2        | MaxLimit=4.0mA      |               |
| AVCC Current (ADC12)                                  | AICC_ADC12  |     | 2   | 7   | mA   | *2        | MaxLimit=5.0mA      |               |
| AVCC Current (DAC12)                                  | AICC_DAC12  |     | 2   | 5   | mA   | *2        | MaxLimit=4.0mA      |               |
| AVCC Current (COMP)                                   | AICC_COMP   |     | 0.3 | 1   | mA   | *2        | MaxLimit=0.9mA      |               |
| AVCC Current (OPAMP)                                  | AICC_OPAMP  |     | 1   | 4   | mA   | *2        | MaxLimit=3.0mA      |               |
| AVCC Current (TEMP)                                   | AICC_TEMP   |     | 0.3 | 1   | mA   | *2        | MaxLimit=0.9mA      |               |
| AVCC Current (Stby)                                   | AICC_Stby   |     | 0.3 | 1   | mA   | *3        | MaxLimit=0.7mA      |               |

<sup>\*1:</sup> Even in STBY state, internal voltage regulator ,VREF,POR and consumes power.

| Hitachi      | ULSI    | Systems | Co        | Ltd |
|--------------|---------|---------|-----------|-----|
| <del>_</del> | <b></b> | 0,0000  | <b></b> , |     |

<sup>\*2</sup> AVCC current consumption for each module unit which is enabled.

<sup>\*3</sup> AVCC current consumption when all analog modules are disabled.

### 5.Low Voltage Detector

| Item                    | Symbol | min | typ | max | Unit | Note | Test specifications | Index            |
|-------------------------|--------|-----|-----|-----|------|------|---------------------|------------------|
| Voltage detection level | Vdet   |     | 2.4 |     | V    |      | ı                   | 特認で保証(実力=2.433V) |

### 6.Reset Operation

| Item                                   | Symbol   | min | typ | max | Unit | Note       | Test specifications | Index                         |
|----------------------------------------|----------|-----|-----|-----|------|------------|---------------------|-------------------------------|
| External /RES Width                    | tRES     | 10  |     |     | ms   | Cold Start | 301.5us             | Fcパタン(p5d66010afz2rst000b)で選別 |
|                                        |          | 1   |     |     | US   | Hot Start  | 200ns               | 1                             |
| Internal POR Detect Voltage (VCORE)    | VPOR     |     |     | 1.5 | V    |            | _                   | 特認で保証(実力=1.385V)              |
| Internal POR Detect Hysteresis Voltage | VPOR_hys |     | 100 |     | mV   |            | _                   | 特認で保証(実力=102~125mV)           |

#### 7.Clock Operation

| Item                                      | Symbol   | min | typ | max  | Unit | Note          | Test specifications | Index                    |
|-------------------------------------------|----------|-----|-----|------|------|---------------|---------------------|--------------------------|
| External XTAL Oscillation Stabling Time   | tXTAL    | 10  |     |      | ms   | XTAL=12.5MHz  | _                   | Fabの設計値保証                |
| Internal IRC Oscillation<br>Stabling Time | tIRC     | 100 |     |      | US   |               | 2.44us              | パタン(p5d66010afz3gio002a) |
| Internal IDC Oscillation Fraguency        | fIRC     | 9.5 | 10  | 10.5 | MHz  | Ta= -20~100°C | 9.5∼10.5MHz         |                          |
| Internal IRC Oscillation Frequency        |          | 9.3 | 10  | 10.7 | MHz  | Ta= -40~110°C | 9.3~10.7MHz         |                          |
| PLL1/2 Oscillation Stabling Time          | tPLL_OSC |     | 100 |      | US   |               | 100us               | パタン(p5d66010afz3gio002a) |
| Input Clock(XTALIN) Frequency             | fCLK_IN  | 8   |     | 12.5 | MHz  |               | 12.5MHz             |                          |

### 8.10bit ADC

| Item                                                  | Symbol      | Тур.        | Unit | Note | Test specifications | Index                                            |
|-------------------------------------------------------|-------------|-------------|------|------|---------------------|--------------------------------------------------|
| Resolution                                            | BIT_ADC10   | 10          | bit  |      | 10bit               |                                                  |
| Input Voltage Range                                   | VIN_ADC10   | AVSS — AVCC | V    |      | AVSS-2.9V、AVSS-3.7V |                                                  |
| Conversion Speed<br>(Sampling Time + Conversion Time) | fCONV_ADC10 | 4           | MSPS |      | 4MSPS               | パタン(p5d66010afz3ad0200d、<br>p5d66010afz3ad1007e) |
| Integral Non Linearity Error                          | INL_ADC10   | ±3.5        | LSB  |      | _                   | 特認で保証(実力=±1.98LSB)                               |
| Differential Non Linearity Error                      | DNL_ADC10   | ±3.5        | LSB  |      | _                   | 特認で保証(実力=+3.0/-1.0LSB)                           |
| Zero Scale Error                                      | ZS_ADC10    | ±4          | LSB  |      | _                   | 特認で保証(実力=-0.3/-3.9LSB)                           |
| Full Scale Error                                      | FS_ADC10    | ±4          | LSB  |      | _                   | 特認で保証(実力=0.96/-5.10LSB)                          |
| Absolute Error                                        | ABS_ADC10   | ±4          | LSB  |      | ±10.0LSB            |                                                  |

<sup>\*</sup>Mesured by Impedance of Source(Rout\_ADC10)  $\leq$  200 Ohm

### 9.12bit ADC

| Item                                                  | Symbol      | Тур.        | Unit | Note | Test specifications | Index                     |
|-------------------------------------------------------|-------------|-------------|------|------|---------------------|---------------------------|
| Resolution                                            | BIT_ADC12   | 12          | bit  |      | 12bit               |                           |
| Input Voltage Range                                   | VIN_ADC12   | AVSS — AVCC | V    |      | AVSS-2.9V、AVSS-3.7V |                           |
| Conversion Speed<br>(Sampling Time + Conversion Time) | fCONV_ADC12 | 1           | MSPS |      | 1MSPS               | パタン (p5d66010afz3ad2003e) |
| Integral Non Linearity Error                          | INL_ADC12   | ±5          | LSB  |      | _                   | 特認で保証(実力=±4.19LSB)        |
| Differential Non Linearity Error                      | DNL_ADC12   | ±5          | LSB  |      | _                   | 特認で保証(実力=1.31/-1.0LSB)    |
| Zero Scale Error                                      | ZS_ADC12    | ±12         | LSB  |      | _                   | 特認で保証(実力=2.17/7.32LSB)    |
| Full Scale Error                                      | FS_ADC12    | ±12         | LSB  |      | _                   | 特認で保証(実力=6.03/12.01LSB)   |
| Absolute Error                                        | ABS_ADC12   | ±16         | LSB  |      | ±30.0LSB            |                           |

<sup>\*</sup>Mesured by Impedance of Source(Rout\_ADC12)  $\leq$  3000 Ohm

## 10.12bit DAC

| Item                             | Symbol      | Тур.                    | Unit | Note | Test specifications     | Index                    |
|----------------------------------|-------------|-------------------------|------|------|-------------------------|--------------------------|
| Resolution                       | BIT_DAC12   | 12                      | bit  |      | 12bit                   |                          |
| Output Voltage Range             | VOUT_DAC12  | (AVSS+0.2) — (AVCC-0.3) | V    |      | (AVSS+0.1V)-(AVCC-0.2V) |                          |
| Output Settling Time             | tCONV_DAC12 | 1                       | US   |      | _                       | 特認で保証(実力=0.62uS)         |
| Output Current                   | lout_DAC12  | 1                       | mΑ   |      | _                       | 設計値保証                    |
| Output Load                      | Cout_DAC12  | 50                      | pF   |      | _                       | 特認で保証(実力>120pF)          |
| Integral Non Linearity Error     | INL_DAC12   | ±20                     | LSB  |      | _                       | 特認で保証(実力=±11.00LSB)      |
| Differential Non Linearity Error | DNL_DAC12   | ±2.5                    | LSB  |      | _                       | 特認で保証(実力=2.00/-1.00LSB)  |
| Zero Scale Error                 | ZS_DAC12    | ±20                     | LSB  |      | _                       | 特認で保証(実力=6.65/12.86LSB)  |
| Full Scale Error                 | FS_DAC12    | ±40                     | LSB  |      | _                       | 特認で保証(実力=-6.74/37.79LSB) |
| Absolute Error                   | ABS_DAC12   | ±40                     | LSB  |      | ±60.0LSB                |                          |

#### 11.OPAMP

| Item                 | Symbol        | min      | typ | max      | Unit  | Note    | Test specifications              | Index                   |
|----------------------|---------------|----------|-----|----------|-------|---------|----------------------------------|-------------------------|
| Input Voltage Range  | VIN_OPAMP     | AVSS+0.4 |     | AVCC-0.5 | ٧     |         | AVSS+0.4V/AVCC*0.5V/AVCC-0.5Vを入力 |                         |
| Output Voltage Range | VOUT_OPAMP    | AVSS     |     | AVCC     | ٧     |         | AVSS+0.4V/AVCC*0.5V/AVCC-0.5Vを測定 |                         |
| Vin Offset           | Voffset_OPAMP |          | ±3  |          | mV    |         | _                                | 特認で保証(実力=2mV)           |
| Output Current       | IOUT_OPAMP    |          | ±1  |          | mΑ    |         | _                                | 設計值保証                   |
| CMRR                 | CMRR_OPAMP    |          | 70  |          | dB    |         | _                                | 設計値保証                   |
| PMRR                 | PMRR_OPAMP    |          | 50  |          | dB    |         | _                                | 設計値保証                   |
| Output Noise         | ON_OPAMP      |          | 45  |          | uVrms | 1k~1GHz | _                                | 設計値保証                   |
| Open Gain            | GAIN_OPAMP    |          | 80  |          | dB    |         | _                                | 特性確認で保証                 |
| Gain Band Width      | GBW_OPAMP     |          | 20  |          | MHz   |         | _                                | 特認で保証(実力=48MHz_max)     |
| Slew Rate            | SR_OPAMP      |          | 15  |          | V/us  |         | _                                | 特認で保証(実力=16(tf)/20(tr)) |

### 12.Comparator

| Item                | Symbol     | min      | typ | max      | Unit | Note | Test specifications       | Index                        |
|---------------------|------------|----------|-----|----------|------|------|---------------------------|------------------------------|
| Input Voltage Range | VIN_COMP   | AVSS     |     | AVCC     | ٧    |      | AVSS+0.05V/AVCC+0.095Vを入力 | パタン(p5d66010afz3cmp000g)     |
| Comparison Voltage  | VIN_REF    | AVSS+1.0 |     | AVCC-1.0 | ٧    |      | AVSS+0.05V/AVCC+0.095Vを入力 | 特認で保証(実力=AVSS+1.0~AVCC-1.0V) |
| Hysteresis          | VIN_hys    | 10       |     | 50       | mV   | *1   | _                         | 特認で保証(実力=19~38mV)            |
| Response Time       | tRESP_COMP |          |     | 20       | ns   | *2   | _                         | 特認で保証(実力=8.0~26nS)           |

<sup>\*1:</sup>condition of VIN\_COP=AVCC×0.5

<sup>\*2:</sup>Measurement condition is as follows.



Figure 1 Comparator Timing Chart

## 13. Voltaage Reference

| Item           | Symbol | min | typ  | max | Unit | Note | Test specifications | Index                |
|----------------|--------|-----|------|-----|------|------|---------------------|----------------------|
| Output Voltage | VREF   |     | 1.20 |     | ٧    |      | _                   | 特認で保証(実力=1.14~1.26V) |

### 14.Temperature Sensor

| Item              | Symbol | min | typ  | max | Unit   | Note          | Test specifications | Index               |
|-------------------|--------|-----|------|-----|--------|---------------|---------------------|---------------------|
| Output Voltage    | VTEMP  |     | 1.52 |     | V      |               | _                   | 特認で保証(実力=1.55V)     |
| Temparature slope | dTEMP  |     | 4.8  |     | mV/deg |               | _                   | 特認で保証(実力=4.8mV/deg) |
| Settling Time     | tTEMP  |     |      | 2   | ms     | from Enabling | _                   | 特認で保証(実力=±2mS)      |

## 15.Analog GND

| Item           | Symbol | min      | typ      | max      | Unit | Note | Test specifications | Index               |
|----------------|--------|----------|----------|----------|------|------|---------------------|---------------------|
| Output Voltage | VAGND  | typ-0.03 | AVCCx0.5 | Typ+0.03 | V    |      | _                   | 特認で保証(実力=-6mV~-3mV) |

#### 16 Digital I/O DC Spec

| Digital I/O DC Spec                    |        |         |      |     |      |          |                     |       |
|----------------------------------------|--------|---------|------|-----|------|----------|---------------------|-------|
| Item                                   | Symbol | min     | typ  | max | Unit | Note     | Test specifications | Index |
| Input Voltage High Level               | VIH    | 2.0     |      |     | V    |          | ViH=1.92V           |       |
| Input Voltage Low Level                | VIL    |         |      | 0.8 | V    |          | ViL=0.90V           |       |
| Input Voltage<br>High Level (Schmitt)  | VIH_S  | 2.0     |      |     | V    |          | ViH=1.92V           |       |
| Input Voltage<br>Low Level (Schmitt)   | VIL_S  |         |      | 0.8 | V    |          | ViL=0.90V           |       |
| Hysteresis for Schmitt                 | Vhys_S |         | 0.05 |     | V    |          | _                   | 設計値保証 |
| Pull Up Register                       | Rpup   | 20      | 60   | 100 | kohm |          | 20-90ΚΩ(電流換算で測定)    |       |
| Input Leak Current                     | IL     | -2      | ±1   | +2  | uA   |          | ±0.8uA              |       |
| Input Capacitance<br>(except ANEX0-15) | CIN    |         |      | 20  | pF   |          | -                   | 設計値保証 |
| Input Capacitance<br>(ANEX0-15)        | CIN    |         |      | 30  | pF   |          | _                   | 設計値保証 |
| Output Voltage<br>High Level (4mA)     | VOH4   | 2.4     |      |     | V    | Ioh=4mA  | 2.45V               |       |
| Output Voltage<br>Low Level (4mA)      | VOL4   |         |      | 0.4 | V    | Iol=4mA  | 0.38V               |       |
| Output Voltage<br>High Level (16mA)    | VOH16  | VCC-0.7 |      |     | V    | Ioh=16mA | DVCC-0.65V          |       |
| Output Voltage<br>Low Level (16mA)     | VOL16  |         |      | 0.4 | V    | Iol=16mA | 0.38V               |       |

## 17.Digital I/O AC Spec

## 17.1. Timing of PWM

| item                                        | Symbol | min | typ | max | unit | note                                   | Test specifications | Index |
|---------------------------------------------|--------|-----|-----|-----|------|----------------------------------------|---------------------|-------|
| Rise Time<br>of PWM terminal<br>(GPIO10-17) | tr     |     | 2.0 |     |      | C=30pF<br>VOH=DVCC×0.7<br>VOL=DVCC×0.3 |                     | 設計値保証 |
| Fall Time<br>of PWM terminal<br>(GPIO10-17) | tf     |     | 2.0 |     | 1    | C=30pF<br>VOH=DVCC×0.7<br>VOL=DVCC×0.3 |                     | 設計値保証 |

## 17.2 Timing of SPI

### (1) Master Mode

| item            | Symbol | min | typ | max | unit | note | Test specifications | Index   |
|-----------------|--------|-----|-----|-----|------|------|---------------------|---------|
| SCK Period      | tSCK   | 80  |     |     | ns   |      | _                   | 設計値保証   |
| SO Output Deray | tdSPI  | 0   |     | 10  | ns   |      | _                   | 特性確認で保証 |
| SI Hold         | tHLSPI | -3  |     |     | ns   |      | _                   | 特性確認で保証 |
| SI Setup        | tSUSPI | 13  |     |     | ns   |      | _                   | 特性確認で保証 |

### (2) Slave Mode

| item            | Symbol | min | typ | max | unit | note | Test specifications | Index   |
|-----------------|--------|-----|-----|-----|------|------|---------------------|---------|
| SCK Period      | tSCK   | 80  |     |     | ns   |      | _                   | 設計値保証   |
| SO Output Deray | tdSPI  | 0   |     | 10  | ns   |      | _                   | 特性確認で保証 |
| SI Hold         | tHLSPI | 5   |     |     | ns   |      | _                   | 特性確認で保証 |
| SI Setup        | tSUSPI | 5   |     |     | ns   |      | _                   | 特性確認で保証 |



Figure 2 SPI Timing(MODE0,3)



Figure 3 SPI Timing (MODE 1,2)

## 17.3 Timing of I2C

## (1)Nomal Mode

| item                                                             |                             | Symbol   | min      | typ | max  | unit | note | Test specifications | Index |
|------------------------------------------------------------------|-----------------------------|----------|----------|-----|------|------|------|---------------------|-------|
| SCL clock frequen                                                | су                          | fSCL     | 0        |     | 100  | kHz  |      | _                   | 設計値保証 |
| hold time (repeated<br>START condition                           | d)                          | tHD:STA  | 4.0      |     |      | us   |      | -                   | 設計値保証 |
| LOW period of the                                                | LOW period of the SCL clock |          | 4.7      |     |      | us   |      | _                   | 設計値保証 |
| HIGH period of the SCL clock                                     |                             | tHIGHI2C | 4.0      |     |      | us   |      |                     | 設計値保証 |
| set-up time for a repeated<br>START condition                    |                             | tSU:STA  | 4.7      |     |      | us   |      | _                   | 設計値保証 |
| data hold time                                                   |                             | tHD:DAT  | 5.0      |     |      | us   |      | _                   | 設計値保証 |
| I2C-bus devices                                                  |                             |          | 0        |     |      |      |      |                     |       |
| data set-up time                                                 |                             | tSU:STA  | 250      |     |      | ns   |      | _                   | 設計値保証 |
| rise time of both SI and SCL signals                             | DA                          | tRI2C    |          |     | 1000 | ns   |      | _                   | 設計値保証 |
| fall time of both SD and SCL signals                             | )A                          | tFI2C    |          |     | 300  | ns   |      | -                   | 設計値保証 |
| set-up time for STO                                              | OP condition                | tSU:STO  | 4.0      |     |      | US   |      | _                   | 設計値保証 |
| bus free time<br>between a STOP a                                | and START condition         | tBUFI2C  | 4.7      |     |      | us   |      | _                   | 設計値保証 |
| capacitive load for each bus line                                |                             | Cb       |          |     | 400  | pF   |      | _                   | 設計値保証 |
| noise margin at the LOW level                                    |                             | VnL      | 0.1×DVCC |     |      | ٧    |      | _                   | 設計値保証 |
| noise margin at the HIGH level                                   |                             | VnH      | 0.2×DVCC |     |      | ٧    |      | _                   | 設計値保証 |
| pulse width of spik<br>that must be suppr<br>by the input filter |                             | tSPI2C   | -        |     | -    | ns   |      | _                   | 設計値保証 |

#### (2)Fast Mode

| (Z)i dot iviodo                                                      |                    |          |                   |     |      |      |      |                     |       |
|----------------------------------------------------------------------|--------------------|----------|-------------------|-----|------|------|------|---------------------|-------|
| ite                                                                  | m                  | Symbol   | min               | typ | max  | unit | note | Test specifications | Index |
| SCL clock frequency                                                  | у                  | fSCL     | 0                 |     | 400  | kHz  |      | _                   | 設計值保証 |
| hold time (repeated)                                                 | START condition    | tHD:STA  | 0.6               |     |      | us   |      | 1                   | 設計値保証 |
|                                                                      |                    | tLOWI2C  | 1.3               |     |      | us   |      | -                   | 設計値保証 |
| HIGH period of the SCL clock                                         |                    | tHIGHI2C | 0.6               |     |      | us   |      | _                   | 設計値保証 |
| set-up time for a repeated<br>START condition                        |                    | tSU:STA  | 0.6               |     |      | us   |      | -                   | 設計値保証 |
| CBUS compatible data hold time masters                               |                    | tHD:DAT  | 0                 |     | 3.45 | us   |      | -                   | 設計値保証 |
|                                                                      | I2C-bus devices    |          | 0                 |     | 0.9  |      |      |                     |       |
| data set-up time                                                     |                    | tSU:STA  | 100               |     |      | ns   |      | _                   | 設計值保証 |
| rise time of both SD                                                 | A and SCL signals  | tRI2C    | 20+0.1Cb          |     | 300  | ns   |      | _                   | 設計値保証 |
| fall time of both SDA                                                | A and SCL signals  | tFI2C    | 20+0.1Cb          |     | 300  | ns   |      |                     | 設計値保証 |
| set-up time for STOR                                                 | P condition        | tSU:STO  | 0.6               |     |      | us   |      | _                   | 設計値保証 |
| bus free time<br>between a STOP an                                   | nd START condition | tBUFI2C  | 1.3               |     |      | us   |      | -                   | 設計値保証 |
| capacitive load for each bus line                                    |                    | Cb       |                   |     | 400  | pF   |      |                     | 設計値保証 |
| noise margin at the LOW level                                        |                    | VnL      | $0.1 \times DVCC$ | •   |      | ٧    |      | _                   | 設計値保証 |
| noise margin at the HIGH level                                       |                    | VnH      | $0.2 \times DVCC$ |     |      | ٧    |      |                     | 設計值保証 |
| pulse width of spikes<br>that must be suppre-<br>by the input filter |                    | tSPI2C   | 0                 |     | 50   | ns   |      | -                   | 設計値保証 |

## 9. 製品リスクアセスメント

「LSI 製品リスクアセスメント」チェックフォーマットを用いて PSPR を実施した。本 LSI に該当するリスクアセスメントの項目と検討内容を以下に示す。

### PSPR 結果

実施時期 2012/12/05

| リスクアヤス | J L | (1) |
|--------|-----|-----|
|        |     |     |

| No | 分類        | No | 確認項目                             | 着眼点                                           | 検討内容                                                       |
|----|-----------|----|----------------------------------|-----------------------------------------------|------------------------------------------------------------|
| 1  | 製品仕様      | 1  | 製品用途                             | <ul><li>用途の確認はしたか</li></ul>                   | 用途: デジタル電源制御用及び一般                                          |
|    | -CHA 1-10 | 2  | 信頼度レベルの設定                        | <ul><li>製品用途と目標信頼度レベルはあっているか</li></ul>        | 目標信頼度レベル: Ⅱ(標準)                                            |
|    |           |    |                                  | ・使用環境を確認したか                                   | 保証温度範囲: 社外保証(Ta):-40~110°C                                 |
|    |           |    |                                  |                                               | ライブラリ(Tj):-40~125℃保証                                       |
|    |           | 3  | フェイルセーフ機能                        | <ul><li>誤動作時のフェイルセーフ機能はあるか</li></ul>          | 電圧低下検知機能あり。WDT                                             |
|    |           |    |                                  |                                               | 顧客へのガイダンスとして、マニュアル・納仕へ(システムとしてのフェイルセーフ機能等)記載               |
|    |           | 4  | LSIの熱抵抗による発熱検討                   | <ul><li>PKGの熱抵抗を確認したか</li></ul>               | heta ja パッケージ消費電力許容値                                       |
|    |           |    |                                  |                                               | QFN40: 29.8°C/W (125-110)/29.8 =0.50W                      |
|    |           |    |                                  |                                               |                                                            |
|    |           |    |                                  |                                               | 消費電力見積もりは218mW程度(見積り値:183mW)で、パッケージ許容値を超えない                |
| 2  | 火災        | 1  | 発煙、発火することはないか                    | <ul><li>難燃性レジンであることを確認したか</li></ul>           | 難燃性レジン使用: G700H レベル UL94-V0                                |
|    |           |    |                                  |                                               | システムのフェイルセーフ機能で電源が遮断されれば延焼しない                              |
|    |           |    |                                  | ・ 万一発火しても他を類焼する炎は出ないようになって                    | (難燃性レジン以上使用の時は検討不要)                                        |
|    |           |    | 1 W 1 - 1 1 - 7 7 7 8 M 2 + 57 4 | いるか                                           |                                                            |
|    |           | 2  | 火災に対する危険性の表記を                    | ・マニュアル等に対して、火災の危険性に応じた適切な                     | マニュアル、納入仕様書に火災事故に対する対策のお願いを記載                              |
|    |           |    | 検討したか                            | 表記をしているか<br>・端子ショート時の検討をしたか                   | 1.00の工機能をはったもののでは、も、また、単単性でもは眼球をは、細穴状はの意味                  |
|    |           | 3  | 端子ショートを検討したか                     | - 端子ノョード時の検討をしたが                              | LSIの正常動作はできないので発熱しない。また、難燃性であり問題無し。誤実装時の電源<br>ショートを回避している。 |
| 3  | 放射線       | 1  | 放射線による危険性を検討                     | ・超音波による危険はないか                                 | フュードを回歴している。                                               |
| ٠  | 環境汚染      |    | したか                              | ・ 原子線、X線、電離放射線(高分子材料の劣化)による                   |                                                            |
|    | -X-50737X |    | 5,2,2                            | 危険はないか                                        | マニュアル/納入仕様書に「耐放射線設計はしておりません」と記載                            |
|    |           |    |                                  | ・紫外線、赤外線、レーザ光線等による危険はないか                      |                                                            |
|    |           |    |                                  | ・ 電磁波(極超短波、短絡波、短波)による危険はないか                   |                                                            |
| 4  | 中毒、窒息     | 1  | 吸入、摂取による危険性を                     | か。                                            | 一般的に使用されているパッケージであり、特に危険性はない。                              |
|    | (毒ガスの発生。  |    | 検討したか                            | <ul><li>薬品、勇気用材その他有害物質を使用していないか。</li></ul>    | メーカーから詳細な製品含有科学物質データを入手する。                                 |
|    | 有害物質      |    |                                  | <ul><li>・重金属の含有はないか。</li></ul>                | システムに実装して使用されるため、飲み込まれる可能性は無い。                             |
|    | の使用等)     |    |                                  | <ul><li>異物が飲み込まれることはないか。</li></ul>            |                                                            |
| 5  | 交通制御に     | 1  | 自動車等の制御に関して、                     | <ul><li>・ 自動車等の進む、止まる、曲がるの主要機能に関して、</li></ul> | 自動車の制御には使用されないので問題無し                                       |
|    | 関する危険     |    | 誤動作による危険性がないか                    | 誤動作による危険性がないか検討したか。                           |                                                            |
|    |           |    | 検討したか                            | <ul><li>・エンジンやブレーキ装置等の重要保安部品の制御に</li></ul>    |                                                            |
|    |           |    |                                  | 関して、誤動作による危険性がないか検討したか                        |                                                            |
| 6  | I/O特性     | 1  | I/O特性の劣化は検討したか                   | ・I/O特性が劣化するかどうか検討したか                          | 特殊IO無し(TSMCの標準ライブラリを使用。)                                   |

### 1)製品仕様

1-1)製品用途

用途:デジタル電源制御用及び一般。

1-2)信頼度レベルの設定

目標信頼度レベル: Ⅱ(標準)

保証温度範囲:社外保証(Ta):-40~110℃(納仕ベース)

ライブラリ(Tj):-40~125℃保証

- 1-3)フェイルセーフ機能
  - ・電源電圧低下検知及びWDTによるCPU暴走検知機能あり。
  - ・顧客へのガイダンスとして、マニュアルおよび納入仕様書に記載
- 1-4)LSI の熱抵抗による発熱検討

θ ia パッケージ消費電力許容値

QFN40:  $29.8^{\circ}$ C/W (125-110)/29.8 = 0.50W

消費電力実測値は218mW(見積り値:183mW)で、パッケージ許容値を

超えない

#### 2)火災

2-1)発煙・発火することはないか

難燃性レジン使用:G700H レベル UL94-V0

2-2)火災に対する危険性の表記を検討したか

マニュアル、納入仕様書に火災事故に対する対策のお願いを記載済

2-3)端子ショートを検討したか

LSI の正常動作はできないので発熱しない。また、難燃性であり問題無し

- 3) 放射線環境汚染
  - 3-1)放射線による危険性を検討したか

マニュアル/納入仕様書に「耐放射線設計はしておりません」と記載済

- 4)中毒、窒息
  - 4-1)吸入、摂取による危険性を検討したか

樹脂性パッケージであり、特に危険性はない。

メーカーから詳細な製品含有科学物質データを入手し、問題ないことを確認した

システムに実装されて使用されるため、飲み込まれる可能性はない。

- 5) 交通制御に関する危険
  - 5-1)自動車等の制御に関して、誤動作による危険性がないか検討したか 自動車の制御には使用されないので問題無し
- 6)I/O特性
  - 6-1)I/O特性の劣化は検討したか

特殊IO 無し(TSMCの標準ライブラリを使用)

表 9-1 に本製品の判定結果を示す。いずれの項目も判定は、"C"または"D"であり、「許容できる」 リスクである。

表 9-1 リスクアセスメント(PSPR)判定

| No | 分類         | No | 危険の | 発生頻度 | リスクイン | 判定 |
|----|------------|----|-----|------|-------|----|
|    |            |    | 大きさ |      | デックス  |    |
| 1  | 製品仕様       | 1  | _   | _    | 1     | _  |
|    |            | 2  | _   | _    | 1     | _  |
|    |            | 3  | 3   | D    | 1 4   | С  |
|    |            | 4  | 4   | E    | 2 0   | D  |
| 2  | 火災         | 1  | 4   | D    | 1 9   | D  |
|    |            | 2  | 4   | Е    | 2 0   | D  |
|    |            | 3  | 3   | D    | 17    | С  |
| 3  | 放射線・環境汚染   | 1  | 4   | Е    | 2 0   | D  |
| 4  | 中毒、窒息      | 1  | 3   | Е    | 1 7   | С  |
| 5  | 交通制御に関する危険 | 1  | 4   | Е    | 2 0   | D  |
| 6  | I/0 特性     | 1  | 4   | E    | 2 0   | D  |

## 10. 環境アセスメント

GUC 社経由で 製造委託先である下記の会社より、使用物質の一覧を入手し、RoHS 指令対策 および特定物質の有無、環境への負荷軽減に関する評価を行い問題ないことを確認した。

顧客(コーセル殿)指定の評価項目でも問題ないことを確認した。

LSI製造:TSMC(Taiwan Semiconductor Manufacturing Company)

LSI後工程:GTK(GREATEK ELECTRONTCS INC.)

## 11.ES 認定の事前検討

本製品は GUC 経由で前工程 TSMC(0.18umFLASH 搭載プロセス)を使った、日立超 L としては新プロセスであるので(品証)と協議の上、下記の認定試験項目を決定した。

#### 認定試験項目

|          |                                  |                                                    | 評価内      | <br>]容                   |                 |
|----------|----------------------------------|----------------------------------------------------|----------|--------------------------|-----------------|
| 分類       | 評価項目                             | 評価条件                                               | LTPD (%) | 試験数<br>※3                | 結果              |
|          | 高温動作 1                           | 125°C,VCC=最大定格<br>VCORE=2.0V,t=1000h               | 5        | 45 (基板 5 枚)              | 168h 500h 1000h |
| 寿        | 高温動作 2<br>*1                     | 150°C,VCC=最大定格<br>VCORE=2.0V,t=1000h               | 10       | 22 (基板 3 枚)              | 168h 500h       |
| 命試       | 高温動作 3<br>*1                     | 125°C,VCC=最大定格+0.4V<br>VCORE=2.0V,t=1000h          | 10       | 22 (基板 3 枚)              | 168h 500h       |
| 験        | *1:上記動作試<br>験は 2or3 のど<br>ちらかを実施 | 投入→168h→500h<br>8/30 9/6 9/20                      |          |                          |                 |
|          | 高温放置                             | 150°C,t=1000h                                      | 10       | 51                       | 168h 500h 1000h |
|          | 高温高湿<br>放置                       | 前処理※1 後<br>85°C85%RH t=1000h                       | 5        | 51                       | 168h 500h 1000h |
| 耐湿性      | 高温高湿バイアス                         | 前処理※1 後、85℃85%RH<br>VCC=最大定格,VCORE=2.0V<br>t=1000h | 10       | 22<br>(コーティング<br>基板 3 枚) | 168h 500h 1000h |
|          | PCT                              | 前処理※1 後<br>121°C100%RH t=200h                      | 10       | 25                       | 100h 200h       |
| <b>熱</b> | 温度サイクル                           | 前処理※1 後<br>-55°C(20')~150°C(20')<br>1000 サイクル      | 5        | 51                       | 200c 500c 1000c |
| 機械的      | エアリフロー                           | 260°C10s×2回<br>(前処理:125°C24h<br>+85°C85%RH168h)    | 10       | 25                       |                 |
| 試験       | エアリフロー<br>(他試験<br>前処理用)          | 260°C10s×2回<br>(前処理:125°C24h<br>+85°C85%RH168h)    | 10       | 127<br>※2                |                 |

- ※1:前処理:125°C24h ベーク→85°C85%RH168h 吸湿→リフロー【260°C,10s×2回】
- ※2: 耐湿性及び温度サイクル試験の前処理用として便宜上追加している。
- ※3:動作試験以外は、途中測定ポイントにて3ヶずつ抜取る(良品解析の為)。

## 12. 関連する法規制への対応

次頁に法令・規制 (コンプライアンス・契約等) チェック結果を記す。

| <b>[</b> f | 簡易版】                      | 法令·規              | 制              | <b>(コンプライアンス・</b> 身                                  | 2)約等  | チェ                                           | ックシ    | <b>/</b> —ト             | 確認工程                      | FD                                      | R段階                                     | 20                    |                | Draft Rev.0<br>A. Yoshida |
|------------|---------------------------|-------------------|----------------|------------------------------------------------------|-------|----------------------------------------------|--------|-------------------------|---------------------------|-----------------------------------------|-----------------------------------------|-----------------------|----------------|---------------------------|
| 製品名        | 名·案件名                     | MD6601            |                |                                                      |       |                                              | 作番     | 11/上研署                  | ≸AE61∼AE65                | 承認                                      | 審                                       | 査                     | 作              | 成                         |
| 顧客         | 名・販社名                     | 汎用                |                |                                                      |       |                                              | 区分     | 製品実現1<br>品)             | (自主開発製                    | ULSI<br>12118. 1                        | UL 1261                                 | SI<br>1 <u>2</u> , 18 | / <del>-</del> | LSI<br>12: 18             |
| 担当         | <b>台部署名</b>               | MS本/L製設           |                |                                                      | 開発責任  | ilints/fil                                   |        |                         |                           |                                         |                                         | #                     | 児ヨ             | E (和)                     |
| 区分         | 項                         | <b>[</b>          | No             | 確認事項                                                 |       | 確認結果・状況(ドロップダウンリストから選択)                      |        |                         |                           |                                         | 備考(該当事項等)                               |                       |                |                           |
| コンプ        | 公共案件<br>遵守                | (入札)の法令           | 1              | 公共案件(入札案件)か?<br>(「BS:0-0-6 営業業務法令遵<br>基準」に該当)        | 守管理   |                                              |        | はない((CP)「<br>含まれない)     | 「公共取引として<br>)             | 取り扱う取                                   |                                         |                       |                |                           |
| ライア        | 下請法に業者の確認                 | 該当する下請<br>認       | 2              | 委託(製造、設計等)先が「下<br>該当する下請業者か?                         | 請法」に  | ◆資本:<br>委託                                   | 金3億円   | I以下の業者                  | ちへの製造・プロ                  | グラム作成                                   | 台湾GUC社信本金約13億N                          |                       |                |                           |
| 、ンス        | カタログ・7<br>と製品の動           | ホームページ<br>隆合確認    | 3              |                                                      |       |                                              |        |                         | -ジとの整合確認<br>なは、対策済み)      | 恩を実施し、                                  | マニュアルとのホームページ                           |                       |                |                           |
| 顧客         | 顧客とのき                     | 2.约州记             | 4              | 顧客との新規契約の要否を確か?                                      | 館認した  |                                              |        | 内不要と判断<br>)確認不要)        | 析(一般顧客向け                  | 製品など                                    | 標準製品のた<br>の納仕対応と                        |                       | 引契約(売          | 5買契約)                     |
| 製造委        | 順見行とリフラ                   | E#1700            | 5              | 必要な契約を締結したか?                                         |       | ●確認                                          | していな   | い                       |                           |                                         |                                         |                       |                |                           |
| 託先         | 製造委託                      | 先との契約状            | 6              | 製造委託先との新規契約の要認したか?                                   | 要否を確  | ◆新規                                          | 契約必要   | 更(No.7の確                | 認必須)                      |                                         | 台湾GUC社                                  |                       |                |                           |
| 取引         | 取                         |                   | 7 必要な契約を締結したか? |                                                      |       | 〇製造                                          | 委託先と   | −の契約締締                  | <b>吉完</b> 了               |                                         | 台湾GUC社 ・NDAを締結済み ・会社間取引契約締結済            |                       |                |                           |
| 等との        | 製造委託先以外の取引<br>先等との契約状況    |                   | 8              | 取引先との新規契約の要否をたか?                                     | を確認し  | ◆新規                                          | 契約必要   | 更(No.9の確                | 認必須)                      |                                         |                                         |                       |                |                           |
| 契約         | (技術導入<br>取得等を記            | 、,ライセンス<br>含む)    | 9              | 必要な契約を締結したか?                                         |       | O関連 <sup>·</sup>                             | する取引   | 先との契約                   | ]締結完了                     |                                         | 台湾TSMC, F<br>3社NDAを締結                   |                       | ・のためG          | UC社との                     |
| 輸出         | キャッチオ                     | ール規制              | 10             | キャッチオール規制について(<br>確認済みか?                             | (営業)が |                                              |        | á該取引に関<br>続きを完了         | 目するキャッチオ                  | 一ル規制                                    |                                         |                       |                |                           |
| 理          | リスト規制<br>該非判定             | 貨物・技術の            | 11             | 規制対象の貨物・技術の輸出<br>続きが完了したか?                           | 〇製品   | の輸出管                                         | 管理に必要な | な手続きを完了                 |                           |                                         |                                         |                       |                |                           |
| 環          | 環境管理(<br>要求等の             | に関する顧客<br>有無      | 12             | 化学物質管理に関する顧客要<br>等を確認したか?                            | 要求事項  | ◆顧客<br>み)                                    | 調達基準   | 準を適用する                  | 等確認済                      | 原則として、製造FAB基準を適用する<br>(顧客要求事項との対比確認は実施済 |                                         |                       |                |                           |
| 境管理        |                           | 含有化学物質<br>青報の入手   | 13             | 購入部品・材料等に含まれる<br>に関する情報を取引先から入<br>か?                 |       |                                              |        | を満足する <i>1</i><br>否判定済み |                           |                                         |                                         |                       |                |                           |
|            | 環境管理(<br>委託先へ)            | に関する製造<br>の指示     | 14             | 製造委託先へ必要な指示をす<br>(資材)に依頼したか?                         | トるよう  | ONo.12の基準を満足するための必要事項を、(資材)<br>経由で製造委託先へ指示済み |        |                         |                           |                                         | 原則として、製造FAB基準を適用する<br>(顧客要求事項との対比確認は実施? |                       | 用する<br>\$実施済)  |                           |
|            | 設計段階 <sup>®</sup><br>設計審査 | での製品安全            | 15             | PSDR(Product Safety Desig<br>Review)により製品安全を確認<br>か? | 認した   |                                              |        |                         | えを含め、製品安<br>は、対策済み        | そ全等に問                                   |                                         | _                     |                |                           |
| 責全任        | 設計審査                      | での製品安全            | 16             | PSPR(Product Safety Produ<br>Review)により製品安全を確認<br>か? |       |                                              |        |                         | さを含め、製品安<br>は、対策済み        | そ全等に問                                   |                                         |                       |                |                           |
| 技 規術 制     |                           | 用される技術<br>](自主規制含 | 17             | 製品に適用される技術法令・対<br>準等を確認したか?                          | 規制・基  | 〇製品<br>基準等                                   |        | れる技術法                   | k冷·規制(自主規                 | 規制含む)、                                  |                                         |                       |                |                           |
|            | の状況                       | 匠権•商標権            | 18             | 製品に含まれる第三者特許・標を確認したか?                                | 意匠•商  | 〇抵触                                          | する第三   | <br>者特許等 <i>加</i>       | がないことを確認                  | <br>!済み                                 |                                         |                       |                |                           |
| 知的         | (第三者権<br>(自社権利            |                   | 19             | 製品に含まれる当社の特許・標の出願可否を確認したか?                           |       |                                              |        | るいは、顧<br>,、あるいは         | 客・取引先等と <i>0</i><br>、出願済み | )共同にて                                   | "MSM"は社外に対しては使用不可                       |                       |                | 不可                        |
| 財産         | 著作権の<br>(第三者権             |                   | 20             | 製品に含まれる第三者の著作認したか?                                   | F権を確  | ○製品には第三者権利が含まれていないことを確認<br>済み                |        |                         |                           |                                         |                                         |                       |                |                           |
|            | (自社権利                     |                   | 21             | 製品に関する著作権の所有権等を確<br>1 認したか?                          |       |                                              |        |                         |                           |                                         |                                         |                       |                |                           |
|            |                           | の可否判定             |                |                                                      | 〇製品   | 出荷可                                          |        | (製品出荷上                  | の問題                       | 点・条件等                                   | <u></u> [)                              |                       |                |                           |

## 13. テスティング設計

### 13.1. 選別工程

下記、表 13-1 に MD6601 のウェハ検査(CP)~選別(FT)の工程フローチャートを示す。

表 13-1

| エ程フロー | テスト条件/概要                                                                                                                                                                            | 測定テスタ          |
|-------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|
| CP1   | 26℃<br>Flashテスト: TSMC_0.18umプロセスルールに基づいたFlash<br>テストを実施。 FlashワークエリアにPass認識<br>データをWriteする。                                                                                         | J750(Teradyne) |
| Bake  | 250°C/24Hr                                                                                                                                                                          |                |
| CP2   | 26°C<br>Falsh_Read/Logic/Analogテスト<br>(LV_Scr_FC,Scan,DC/FC_Logic,Analog)<br>テストフローの最初にCP1がPass品であるかFlashRead<br>を実施する。 その後LowVolt_Scrを実施後、Logic<br>DC/FC 及び Analogテストを行う。(Vcc_Max) | J750(Teradyne) |
| FT    | 115°C<br>Logic/Analogテスト<br>(HV_Scr_FC,Scan,DC/FC_Logic,Analog)<br>テストフローの最初にHiVolt_Scrを実施後、Logic<br>DC/FC 及び Analogテストを行う。(Vcc_Min)                                                | J750(Teradyne) |

CP2 及び FT測定については、テストコストの観点から 特認結果よりCP2(常温)では VccMax側測定を実施し、FT(高温)ではVccMin側測定を行う、セット保証とした。 詳細は、付図 テストフローを参照願います。

#### 13.2. テスト環境

#### 1) テスタ環境

各選別工程の測定テスタ/手法及び デバッグ担当者を表13-2に示す。

表13-2. 選別工程の測定手法 及び デバッグ担当一覧表

| 工程  | 選別場所     | 測定テスタ/手法        | テスト仕様              | テストデバッグ                    |
|-----|----------|-----------------|--------------------|----------------------------|
| CP1 | ADT/GUC  | J750+4ヶ同時測定プローバ | GUC作成<br>(L製設)承認   | GUCデバッグ<br>(L製設)チェック       |
| CP2 | <b>↑</b> | <b>↑</b>        | (テ応設)作成<br>(L製設)承認 | GUCデバッグ<br>(テ応設)/(L製設)チェック |
| FT  | <b>↑</b> | J750+4ヶ同時測定ハンドラ | <b>↑</b>           | 1                          |
| QA  | 武蔵ES     | T6575+単測 手選別    | <b>↑</b>           | (テ応設)デバッグ<br>(L製設)チェック     |

#### 2) テストパタンリリース環境

図13-1にGUC 及び HULSIのテストパタンリリース環境図を示す。 各々のパタンについては、Sim波形より払出されたタイミング情報を含む"tpファイル"より 各テスタフォーマットに対応したアスキファイルとタイミングファイルを生成する。



\*\* t s f のタイミング情報は、同一の内容がテスタで設定可能となる。

図13-1. テストパタンリリース概要図

## 14. DR のフォローアップ

これまで実施済の DR での AI 事項は全て完了している。

# DR 記録票 第1回

| 件名<br>(製品名) |
|-------------|
|-------------|

| 承認         | 審査         | 作成                   |
|------------|------------|----------------------|
| ULSI       | ULSI       | ULSI                 |
| 23. 12. 20 | 11. 12. 20 | ' 11. 12. 2 <b>0</b> |
| 山崎(尊)      | 今井         | 林(秀)                 |
|            |            |                      |

|     | 1                                                 |      |       |                                                  |                      |
|-----|---------------------------------------------------|------|-------|--------------------------------------------------|----------------------|
| DR実 | E施日 2011年 12 月                                    | 16   | 3 (金) |                                                  |                      |
| DR  | DR区分 (構想設計DR(PDR) 中間設計DR(IDR) 最終設計DR(FDR) その他(特認) |      |       |                                                  |                      |
| DR  | DR対象 MSM_PDR資料_Rev00_20111214.pdf                 |      |       |                                                  |                      |
| No. | DRでの指摘事項                                          | 担当   | 期限    | 検討結果と対策内容                                        | 対策完了                 |
| 1   | 評価・解析用に国内                                         | (静野) | 特認    | 武蔵ESのテスタ立上完了                                     | ULSI                 |
|     | でテスタを立ち上げる。                                       |      |       | project/MSMPJ/MD6601/評価/テ<br>スタ_T6575/musashi_ES | 今井                   |
| 2   | コーセルの環境アセ                                         | (山崎) | IDR   | コーセル殿の要求内容を入手済                                   | ULSI                 |
|     | スメント情報を入手                                         |      |       | (2012.3.2に入手 環境メモ.doc)                           | 今井                   |
|     | する。                                               |      |       |                                                  |                      |
| 3   | リフロー4回を実                                          | (静野) | 特認    | リフロー4回をj実施し、実力                                   | ULSI                 |
|     | 現するための条件                                          |      |       | があることを確認した                                       | 12. 8.31             |
|     | を検討する。                                            |      |       | MSMリフロー評価2.pdf                                   | 静野                   |
|     |                                                   |      |       | MSM (MD6601)_リフロー評価.ppt                          |                      |
| 4   | コーセル殿向け品                                          | (静野) | 特認    | ・下記資料で顧客説明済み。                                    | ULSI                 |
|     | に対する信頼度の                                          |      |       | コーセル殿要求信頼性試験資料_rev2.pd                           | lf (*12.10.15)<br>今井 |
|     | 具体的な検討。                                           |      |       |                                                  |                      |
|     |                                                   |      |       |                                                  |                      |

## **DR 記録票** 第2回

| 件名<br>(製品名) | Mixed Signal MCU製品 |
|-------------|--------------------|
|-------------|--------------------|

| 承認                | 審査              | 作成                 |
|-------------------|-----------------|--------------------|
| ULSI              | ULSI            | ULSI               |
| (12. <b>(2)</b> 3 | (1 <u>2</u> + 3 | '(12) 4. 3<br>林(香) |
| The Car           | 777             | W (3)              |

| DR実 | 施日                        | 2012年 4月    | 3 日     | (火)         |                                                      |                        |
|-----|---------------------------|-------------|---------|-------------|------------------------------------------------------|------------------------|
| DR  | DR区分 構想設計DR(PDR) (        |             | <b></b> | +DR(IDR)    | >最終設計DR(FDR) その他(                                    | )                      |
| DR⊅ | DR対象 MD6601_IDR資料_r00.pdf |             |         |             |                                                      |                        |
| No. | DRでの                      | O指摘事項       | 担当      | 期限          | 検討結果と対策内容                                            | 対策完了                   |
| 1   | マニュ                       | アル,納仕に寿命に   | (今井)    | 8/31        | ・特認完了日程見直しのため期限見直し                                   | ULSI                   |
|     | ついて                       | の記載を見当する。   |         | → 特認        | <ul><li>下記資料で顧客説明済み。</li></ul>                       | '12.10.15<br>今井        |
|     |                           |             |         |             | コーセル殿要求信頼性試験資料_rev2.pd                               |                        |
| 2   | GTKのり                     | リフロ条件を確認する。 | (今井)    | 7/15        | 下記資料で確認済み                                            | ULSI                   |
|     |                           |             |         |             | confirmation_of_reflow_condition_120606.xls          | <b>712. 6. 8</b><br>今井 |
|     |                           |             |         |             |                                                      |                        |
| 3   | 未検出                       | 箇所は機能パターン   | (今井)    | 8/31        | ・特認完了日程見直しのため期限見直し                                   | CLDI                   |
|     | で検出                       | する。         |         | → 特認        | ・Funcパターンを追加済み                                       | '12.10.15<br>今井        |
|     |                           |             |         |             |                                                      |                        |
| 4   | 最終払                       | 出しネットでECV   | (静野)    | 4/15        | 下記資料で確認済み                                            | ULSI                   |
|     | による                       | チェックを行う。    |         | → 特認        | LayoutCheckSheet_MD6601_120416.xls                   | '12. 4.17<br>今井        |
|     |                           |             |         |             |                                                      |                        |
|     |                           |             |         |             | RAMマットサイズ(1K):<br>126um*171um*2=43092um <sup>2</sup> |                        |
| 5   | メモリ                       | の占有率を確認する。  | (静野)    | 4/30<br>→特認 | RAMマットサイズ(256):<br>62um*195um*2=24180um^2            | ULSI<br>12. 5. 10      |
|     |                           |             |         | 一、村郎        | チップサイズ:<br>3070um*3140um=9639800um^2                 | 今井                     |
|     |                           |             |         |             |                                                      |                        |
| 6   | FLASHラ                    | テストで不良が発生   | (今井)    | 8/31        | ・GUCとの取り決めをES認定までに行う<br>ため期限見直し                      | ULSI                   |
|     |                           | にはアラームがあ    |         | →ES認定       | GUCから個別不良項目対応NGとの回答の                                 | 今井                     |
|     | がる様                       | 、GUCと調整する。  |         |             | ため断念                                                 | न्म                    |
| 7   | 低温選                       | 別は実施していな    | (今井)    | 8/31        | ・納仕作成をES認定まで行うため期限<br>見直し                            | ULSI                   |
|     | いこと                       | を納仕に記載する    |         | →ES認定       | データシート及び納仕に 全条件での                                    | 12. 11. 20             |
|     | ことを                       | 検討する。       |         |             | テストしていないことを明記                                        | 今井                     |
| 8   | 最大定                       | 格を確認する。     | (今井)    | 6/30        | 実力値として3.3x1.4であることを確認                                | ULSI                   |
|     |                           |             |         | → 特認        | 済み。                                                  | <b>712.</b> 7. 6<br>今井 |
|     |                           |             |         |             |                                                      | )                      |

## DR 記録票 第3回

| 件名<br>(製品名) | Mixed Signal MCU製品 |
|-------------|--------------------|
|-------------|--------------------|

| 承認                 | 審査             | 作成                  |
|--------------------|----------------|---------------------|
| ULSI               | ULSI           | ULSI                |
| ,12.10.10<br>(日間等) | 12.10.10<br>今井 | 12. 10. 10<br>児玉(和) |

| DR実 | 施日                  | 2012年 10 月                                        | 10                                                | 日 (水)                   |                                                                                                                                               |                                                        |
|-----|---------------------|---------------------------------------------------|---------------------------------------------------|-------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------|
| DR  | 区分                  | 構想設計DR(PDR)                                       | 構想設計DR(PDR) 中間設計DR(IDR) 最終設計DR(FDR) その他(1stCut特認) |                         |                                                                                                                                               |                                                        |
| DR対 | 対象                  | MD6601特認書.pdf                                     |                                                   |                         |                                                                                                                                               |                                                        |
| No. | DRでの                | つ指摘事項                                             | 担当                                                | 期限                      | 検討結果と対策内容                                                                                                                                     | 対策完了                                                   |
| 2   | データ<br>COMPの<br>でのス | 修正パターンの<br>アを取得<br>アオーバードライブ<br>スピードを実装機と<br>評価する | (今井)                                              | 10/31<br>10/12<br>→ES認定 | PLLの発振安定待ち時間を延長した<br>パタン「p5d66010afz3amp000e.lpa」<br>でデータ取得済<br>実装機とSIM評価を実施し、実測<br>結果が妥当であることを確認し<br>た。<br>MSM_CMP確認Sim.xls<br>6_25_COMP.ppt | ULSI<br>'12. 10. 26<br>今井<br>ULSI<br>'12. 10. 30<br>静野 |
| 3   |                     | )十分な速度での動<br>目を実装機とSIMで<br><sup>-</sup> る         | (静野)                                              | 10/12<br>→ES認定          | 実装機とSIM評価を実施し、実測<br>結果が妥当であることを確認し<br>た。<br>MSM_CMP確認Sim.xls<br>6_25_COMP.ppt                                                                 | ULSI<br>'12.10.30<br>静野                                |

<sup>(</sup>注1)DRにおいて指摘事項が発生した場合は、「DR議事録」の他に「DR記録票」を作成し、内容を記録する。

<sup>(</sup>注2)DR記録票には、設計・開発中に行われる全てのDRの指摘事項を記録し、フォローアップが漏れないようにすること。

## DR 記録票 第4回

| 件名<br>(製品名) | Mixed Signal N | MCU製品 |
|-------------|----------------|-------|
|-------------|----------------|-------|

| 承認                     | 審査        | 作成                 |
|------------------------|-----------|--------------------|
| ULSI                   | ULSI      | ULSI               |
| '(1 <b>2, 140</b> , 31 | 12.10, 3  | <b>12. 10. 3</b> 1 |
| 山崎 (尊)                 | <b>今井</b> | 児玉(和)              |

| DR実              | 施日                 | 2012年 10 月                            | 31   | 日 (水)         |                                                                                     |                            |
|------------------|--------------------|---------------------------------------|------|---------------|-------------------------------------------------------------------------------------|----------------------------|
| DR区分 構想設計DR(PDR) |                    | 中間設計DR(IDR) 最終設計DR(FDR) その他(2ndCut特認) |      |               |                                                                                     |                            |
| DR≯              | DR対象 MD6601特認書.pdf |                                       |      |               |                                                                                     |                            |
| No.              | DRでの               | の指摘事項                                 | 担当   | 期限            | 検討結果と対策内容                                                                           | 対策完了                       |
| 1                | 1stと<br>を追加        | 2ndのヒストグラム<br>U要                      | (児玉) | 11/1<br>→ES認定 | 下記ヒストグラム作成し、1st-2nd間の相関が取れていることを確認した。<br>「histogram_priority1.pdf」<br>「ヒストグラム取得サンプル | ULSI<br>'12.11. 5<br>児玉(和) |
|                  |                    |                                       |      |               |                                                                                     |                            |

(注1)DRにおいて指摘事項が発生した場合は、「DR議事録」の他に「DR記録票」を作成し、内容を記録する。

<sup>(</sup>注2)DR記録票には、設計・開発中に行われる全てのDRの指摘事項を記録し、フォローアップが漏れないようにすること。